一种双通道余差转移与放大的PipelineSARADC
技术特征:
1.一种双通道余差转移与放大的pipeline sar adc,其特征在于,包括:
2.根据权利要求1所述的一种双通道余差转移与放大的pipeline sar adc,其特征在于,所述n级逐次逼近模数转换器包括:
3.根据权利要求1所述的一种双通道余差转移与放大的pipeline sar adc,其特征在于,所述余差处理电路包括:
4.根据权利要求2所述的一种双通道余差转移与放大的pipeline sar adc,其特征在于,所述n级逐次逼近模数转换器还包括:时钟控制模块;
5.一种双通道余差转移与放大的pipeline sar adc同步采样时序控制方法,其特征在于,包括:
6.根据权利要求5所述的一种双通道余差转移与放大的pipeline sar adc同步采样时序控制方法,其特征在于,所述余差处理电路在相邻的转换周期交替着对前一级逐次逼近模数转换器的余差电压进行转移包括:
7.根据权利要求5所述的一种双通道余差转移与放大的pipeline sar adc同步采样时序控制方法,其特征在于,所述余差处理电路在相邻的转换周期交替着对前一级逐次逼近模数转换器的余差电压进行转移包括:
8.根据权利要求5所述的一种双通道余差转移与放大的pipeline sar adc同步采样时序控制方法,其特征在于,所述余差处理电路在相邻的转换周期交替着对前一级逐次逼近模数转换器的余差电压进行转移包括:
9.根据权利要求5所述的一种双通道余差转移与放大的pipeline sar adc同步采样时序控制方法,其特征在于,所述余差处理电路在相邻的转换周期交替着对前一级逐次逼近模数转换器的余差电压进行转移包括:
10.一种电子设备,其特征在于,包括:芯片、处理器和存储器,所述存储器用于存储计算机程序代码,所述计算机程序代码包括计算机指令,在所述芯片执行所述计算机指令的情况下,所述电子设备执行如权利要求5至9中任一项所述的一种双通道余差转移与放大的pipeline sar adc同步采样时序控制方法。
技术总结
本发明提供一种双通道余差转移与放大的Pipeline SAR ADC,该电路包括:N级逐次逼近模数转换器和(N‑1)级余差处理电路,N为大于等于2的整数;每级余差处理电路包括2个结构相同的余差转移与放大电路;每个逐次逼近型模数转换器之间通过余差处理电路连接;所述余差转移电路采用无源的电荷共享方式实现;所述余差放大电路采用有源的闭环结构余差放大器实现。本发明通过级间进行余差处理的两路交替工作余差转移和放大电路,相比于传统的Pipeline SAR ADC,其转换时间无需由采样+量化+余差放大三个阶段的时间之和决定,而仅由采样+量化+余差转移的时间之和决定,由于余差转移采用无源的电荷共享形式,余差转移时间远小于余差放大时间,可以将转换周期几乎缩短一个余差放大的时间,大大提升了Pipeline SAR ADC的转换速度。
技术研发人员:郭春炳,蔡晓存,简明朝,钟晓红,胡明涛,连昊,严志谦
受保护的技术使用者:广东工业大学
技术研发日:
技术公布日:2024/11/26
技术研发人员:郭春炳,蔡晓存,简明朝,钟晓红,胡明涛,连昊,严志谦
技术所有人:广东工业大学
备 注:该技术已申请专利,仅供学习研究,如用于商业用途,请联系技术所有人。
声 明 :此信息收集于网络,如果你是此专利的发明人不想本网站收录此信息请联系我们,我们会在第一时间删除
