一种消除电源噪声影响的时钟网络电路的制作方法
技术特征:
1.一种消除电源噪声影响的时钟网络电路,其特征在于,包括:供电模块(100)和延迟模块(200);
2.根据权利要求1所述的一种消除电源噪声影响的时钟网络电路,其特征在于,所述供电模块(100)还包括:前馈单元(150);
3.根据权利要求1所述的一种消除电源噪声影响的时钟网络电路,其特征在于,所述第二放大单元(120)包括:第一晶体管(m1)、第二晶体管(m2)和第一电阻(r1);
4.根据权利要求1所述的一种消除电源噪声影响的时钟网络电路,其特征在于,所述滤波单元(130)包括:第二电阻(r2)和第三电容(c3);
5.根据权利要求1所述的一种消除电源噪声影响的时钟网络电路,其特征在于,所述分压单元(140)包括第三电阻(r3)和第四电阻(r4);
6.根据权利要求1所述的一种消除电源噪声影响的时钟网络电路,其特征在于,所述延迟模块(200)包括:偏压产生单元(210)和延迟控制单元(220);
7.根据权利要求6所述的一种消除电源噪声影响的时钟网络电路,其特征在于,所述延迟控制单元(220)包括:电压控制延迟线;
8.根据权利要求1所述的一种消除电源噪声影响的时钟网络电路,其特征在于,还包括:滤波模块(300);
9.根据权利要求1所述的一种消除电源噪声影响的时钟网络电路,其特征在于,还包括:去耦模块(400);
技术总结
本发明公开了一种消除电源噪声影响的时钟网络电路,涉及信号延迟控制技术领域,包括:供电模块和延迟模块;供电模块的第一输入端与电源电压连接,供电模块的第二输入端与输出时钟信号连接,供电模块的输出端与所述延迟模块的控制端连接,延迟模块的输入端与输入时钟信号连接,延迟模块的输出端与输出时钟信号连接;供电模块用于根据电源电压和输出时钟信号电压调整供电电压;延迟模块用于根据供电电压调整输入时钟信号的延迟。本发明通过设置供电模块采样电源电压和输出时钟信号的电压,比较两者电压的差值调整供电电压,供电电压对延迟模块进行控制对时钟信号进行延迟,抵消电源噪声对时钟信号产生的延迟,消除了电源噪声对时钟信号的影响。
技术研发人员:于国庆,张冬青
受保护的技术使用者:博越微电子(江苏)有限公司
技术研发日:
技术公布日:2024/11/26
文档序号 :
【 40126988 】
技术研发人员:于国庆,张冬青
技术所有人:博越微电子(江苏)有限公司
备 注:该技术已申请专利,仅供学习研究,如用于商业用途,请联系技术所有人。
声 明 :此信息收集于网络,如果你是此专利的发明人不想本网站收录此信息请联系我们,我们会在第一时间删除
技术研发人员:于国庆,张冬青
技术所有人:博越微电子(江苏)有限公司
备 注:该技术已申请专利,仅供学习研究,如用于商业用途,请联系技术所有人。
声 明 :此信息收集于网络,如果你是此专利的发明人不想本网站收录此信息请联系我们,我们会在第一时间删除
