基于数据校正的高可靠DDR控制器系统的制作方法
技术特征:
1.一种基于数据校正的高可靠ddr控制器系统,其特征在于包括ddr芯片、ddr控制器、自复位模块;
2.根据权利要求1所述的一种基于数据校正的高可靠ddr控制器系统,其特征在于还包括自复位模块;所述自复位模块执行如下操作:
3.根据权利要求2所述的一种基于数据校正的高可靠ddr控制器系统,其特征在于,所述状态标识信号包括初始化完成标识phy_init_done、写数据fifo满状态标识app_wdf_afull、命令和地址复用fifo满状态标识app_af_afull。
4.根据权利要求2所述的一种基于数据校正的高可靠ddr控制器系统,其特征在于,采用数据比对的方法对ddr控制器系统的接口时序进行验证的具体做法为:
5.根据权利要求1所述的一种基于数据校正的高可靠ddr控制器系统,其特征在于还包括rs编码处理模块、rs译码处理模块、监督位移除模块;
6.一种基于数据校正的高可靠级联ddr控制器系统,包括两个权利要求1~5任一项所述的ddr控制器系统,其特征在于,还包括第一fifo缓冲单元、第二fifo缓冲单元、输出同步控制逻辑单元;
7.一种星载高速数据处理设备,其特征在于配置如权利要求1~5任一项所述的ddr控制器系统。
8.一种星载高速数据存储设备,其特征在于配置如权利要求1~5任一项所述的ddr控制器系统。
9.一种星载高速数据处理设备,其特征在于配置如权利要求6所述的高可靠级联ddr控制器系统。
10.一种星载高速数据存储设备,其特征在于配置如权利要求6所述的高可靠级联ddr控制器系统。
技术总结
本发明提供了一种基于数据校正的高可靠DDR控制器系统,在DDR控制器的初始化过程或者DDR控制器的工作过程中,持续监视DDR控制器的状态标识信号,异常时产生系统复位信号,对DDR控制器的时钟管理单元及操作控制逻辑进行自动复位,对DDR控制器重新初始化及训练校准;在DDR控制器初始化之后,通过对DDR芯片预写数据并回读比对的方式,进一步判断DDR控制器的健康状态,异常时产生系统复位信号,对DDR控制器重新初始化及训练校准;在DDR芯片级联使用时,通过共用控制逻辑及读数据缓存对齐的方式,提升DDR控制器的可靠性;在DDR控制器的存取数据时,通过在读写数据流中嵌入RS编译码,提升DDR控制器的可靠性。
技术研发人员:李永峰,赵妍,袁素春,张佳鹏,阎昆,张朗,张超
受保护的技术使用者:西安空间无线电技术研究所
技术研发日:
技术公布日:2024/11/18
文档序号 :
【 40051373 】
技术研发人员:李永峰,赵妍,袁素春,张佳鹏,阎昆,张朗,张超
技术所有人:西安空间无线电技术研究所
备 注:该技术已申请专利,仅供学习研究,如用于商业用途,请联系技术所有人。
声 明 :此信息收集于网络,如果你是此专利的发明人不想本网站收录此信息请联系我们,我们会在第一时间删除
技术研发人员:李永峰,赵妍,袁素春,张佳鹏,阎昆,张朗,张超
技术所有人:西安空间无线电技术研究所
备 注:该技术已申请专利,仅供学习研究,如用于商业用途,请联系技术所有人。
声 明 :此信息收集于网络,如果你是此专利的发明人不想本网站收录此信息请联系我们,我们会在第一时间删除
